升級到Allegro17.2-2016的10大理由之4:行業(yè)領(lǐng)先的背鉆能力

2017-10-12  by:CAE仿真在線  來源:互聯(lián)網(wǎng)

電子設(shè)計自動化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,與諸位分享Cadence Allegro、Sigrity等產(chǎn)品最新的科技成果和進(jìn)展,并向電子設(shè)計工程師展示Cadence獨有的PCB和封裝設(shè)計解決方案。“升級到Allegro17.2-2016的10大理由”系列繼續(xù)推出,歡迎共同探討~~今天帶來的是“升級到Allegro 17.2-2016的10大理由之4:行業(yè)領(lǐng)先的背鉆能力”。




升級到Allegro17.2-2016的10大理由之4:行業(yè)領(lǐng)先的背鉆能力EDA技術(shù)圖片1

背鉆的發(fā)展歷程


15年來,在很多電子設(shè)計中處理5Gbps或更高頻率的高速接口布線已越來越常見。在信號過孔上存在Stub的情況下,高速信號換層將會對信號完整性產(chǎn)生巨大影響。總的來說,這些短截線會造成阻抗不連續(xù)和信號反射,嚴(yán)重影響有效數(shù)據(jù)傳輸速率的提升。

升級到Allegro17.2-2016的10大理由之4:行業(yè)領(lǐng)先的背鉆能力EDA技術(shù)圖片2

如何消除電子短截線?

  • 使用一種稱之為背鉆的制板工藝,有時也被稱為控制深度過孔。

  • 做好規(guī)化和控制,保證高速信號走在特定的布線層,以此來減小Stub的影響。

  • 用盲埋孔和微孔技術(shù)來布高速信號,這種方案可以解決一些局限和擔(dān)憂,但會增加制造成本,而且壓接連接器的管腳仍需用背鉆技術(shù)來消除Stub。

升級到Allegro17.2-2016的10大理由之4:行業(yè)領(lǐng)先的背鉆能力EDA仿真分析圖片3

早些年,制造商會根據(jù)關(guān)鍵網(wǎng)絡(luò)列表,識別使用背鉆的地方并做適當(dāng)?shù)恼{(diào)整。

在設(shè)計中引入背鉆過程,有時對管理來說是個噩夢,需要與制造商更緊密合作。制造商會移除盡可能多的指定高速信號的短截線,根據(jù)增加的背鉆尺寸調(diào)整每個背鉆位置的特性、驗證銅間距,來維持設(shè)計完整性。

為了讓設(shè)計數(shù)據(jù)傳遞更順暢,在Allegro15.7中,早已為簡化制造端的數(shù)據(jù)處理打下了穩(wěn)固的基石。

作為曾經(jīng)的客戶,2005年底,我曾是Allegro®PCB Designer 15.7 Beta測試團(tuán)隊的一員。我很高興見證/測試了Allegro新的背鉆解決方案。通過允許設(shè)計人員標(biāo)識需背鉆的網(wǎng)絡(luò),基于器件和引腳的屬性分析并識別背鉆位置等功能,使Allegro更上一層樓。需背鉆的位置包含在背鉆報告中,標(biāo)有特殊的背鉆符號,生成用于生產(chǎn)的NCDrill文件。即使有了這些提升,但仍然存在人為確保一致性的步驟(支持背鉆位置有多種焊盤,手動設(shè)置背鉆禁止區(qū),允許制造商調(diào)整背鉆尺寸)。

時間的推移,可以清楚地認(rèn)識到未來的增強(qiáng)將會改進(jìn)這個流程,會提供分析設(shè)計并且調(diào)整鉆位置特性的功能,同時生成完整的制造數(shù)據(jù)包來實現(xiàn)流水化制造。

Cadence與制造商和客戶合作,調(diào)整了現(xiàn)有的解決方案,除了制造商移除大部分后處理步驟,還增強(qiáng)了幾個區(qū)域的工具來支持背鉆流程。作為一位產(chǎn)品工程師,我能夠根據(jù)我自己之前作為客戶的經(jīng)歷、并搜集客戶們的反饋來調(diào)整這些功能。

  • 封裝庫中的焊盤支持背鉆定義

    • 有特定標(biāo)識的背鉆尺寸

    • 增強(qiáng)背鉆焊盤進(jìn)入和焊接掩膜

    • 增加層禁區(qū)/間距

升級到Allegro17.2-2016的10大理由之4:行業(yè)領(lǐng)先的背鉆能力EDA仿真分析圖片4

升級到Allegro17.2-2016的10大理由之4:行業(yè)領(lǐng)先的背鉆能力EDA仿真分析圖片5

升級到Allegro17.2-2016的10大理由之4:行業(yè)領(lǐng)先的背鉆能力EDA仿真分析圖片6

升級到Allegro17.2-2016的10大理由之4:行業(yè)領(lǐng)先的背鉆能力EDA仿真分析圖片7

典型的背鉆位置

  • 制造Stub長度-背鉆后保留Stub長度(高級配置)

    • 從不可切割層向下測量的剩余制造短截線長度,其表示電介質(zhì)目標(biāo)背鉆深度

升級到Allegro17.2-2016的10大理由之4:行業(yè)領(lǐng)先的背鉆能力EDA學(xué)習(xí)資料圖片8
  • 基于參數(shù)的設(shè)計層焊盤更新建成了背鉆分析

升級到Allegro17.2-2016的10大理由之4:行業(yè)領(lǐng)先的背鉆能力EDA學(xué)習(xí)資料圖片9

  • 基于設(shè)計分析的改進(jìn)模型可以快速定義/檢查背鉆層對規(guī)則

    • 初始化:從頂層及底層的最深的背鉆層

    • 分析:最小化的電子短截線長度或最小化層對

升級到Allegro17.2-2016的10大理由之4:行業(yè)領(lǐng)先的背鉆能力EDA學(xué)習(xí)資料圖片10

  • 帶有特殊鉆孔標(biāo)識的背鉆直徑,用來說明背鉆方向和深度

  • 基于焊盤定義的間距自動生成走線禁布區(qū)

    • 在背鉆位置不再需要創(chuàng)建特殊的焊盤或禁止區(qū)

升級到Allegro17.2-2016的10大理由之4:行業(yè)領(lǐng)先的背鉆能力EDA學(xué)習(xí)資料圖片11

  • Show element指令可以報告在背鉆位置引腳/過孔的背鉆數(shù)據(jù)

  • 基于在焊盤定義的背鉆數(shù)據(jù),現(xiàn)在在鉆孔圖例和制造NCDrill文件中報告真實的背鉆尺寸

    • 不再需要制造商基于電鍍通孔調(diào)整尺寸

  • Backdrill Legends現(xiàn)在報告不能切割層、深度和制造短截線信息

  • 畫出跨區(qū)域細(xì)節(jié),現(xiàn)在報告背鉆跨度

  • 在背鉆過程中識別全部的測試點

    • 在背鉆位置沒有測試點或增加測試點之外的鉆孔

提升后的背鉆解決方案解決了所有的疑惑點,消除了由于引入背鉆所帶來的擔(dān)心。不再增加制造商的一次性工程費用(NRE),不再增加關(guān)于引入不同過孔和疊加技術(shù)的成本??梢詡鬟f給制造商一個更完整的制造數(shù)據(jù)包,其中包含IPC-D-356和IPC-2581中的背鉆數(shù)據(jù)信息,以及用于傳達(dá)背鉆意圖的完整文檔。


開放分享:優(yōu)質(zhì)有限元技術(shù)文章,助你自學(xué)成才

相關(guān)標(biāo)簽搜索:升級到Allegro17.2-2016的10大理由之4:行業(yè)領(lǐng)先的背鉆能力 EDA培訓(xùn) EDA分析在線視頻教程 Cadence Allegro PSPICE OrCAD PCAD Protel Mentor Graphics Synopsys培訓(xùn)課程 Fluent、CFX流體分析 HFSS電磁分析 

編輯
在線報名:
  • 客服在線請直接聯(lián)系我們的客服,您也可以通過下面的方式進(jìn)行在線報名,我們會及時給您回復(fù)電話,謝謝!
驗證碼

全國服務(wù)熱線

1358-032-9919

廣州公司:
廣州市環(huán)市中路306號金鷹大廈3800
電話:13580329919
          135-8032-9919
培訓(xùn)QQ咨詢:點擊咨詢 點擊咨詢
項目QQ咨詢:點擊咨詢
email:kf@1cae.com