【有源SI】DFE(Decision Feedback Equalization,判決反饋均衡)【轉(zhuǎn)發(fā)】
2017-06-30 by:CAE仿真在線 來源:互聯(lián)網(wǎng)
在沒有系統(tǒng)的說SerDes的處理串行信號的方法,真的不該說DFE(Decision Feedback Equalization,判決反饋均衡)。但是看到這個時候,被驚艷到了,忍不住!
為什么要用DFE?
第一,我們都知道無源通道對高頻信號衰減很大,導致經(jīng)過通道的脈沖響應(yīng)產(chǎn)生拖尾,這會導致ISI(Inter Symbol Interference,碼間干擾)的問題。衰減越大,拖尾越長。圖1的脈沖信號經(jīng)過5M 26AWG DAC后輸出的脈沖信號(圖2),尾巴好長啊!導致隔壁的bit的電平不是0!
第二,無源通道里面有連接器,過孔,fan-out等,這些阻抗不連續(xù)點,會導致如圖3所示的ripple,也會引起誤判。
圖1
圖2
圖3
DFE的原理如圖4所示,在到判決門限前,DFE將前面bit的后面的尾巴直接減掉,h1到hn是系數(shù),軟件會根據(jù)無源通道特性,自適應(yīng)系數(shù),找到最佳。需要減掉的尾巴越長,那么DFE的設(shè)計更復雜,而且功耗更高。Xilinx的GTH transciver有固定7階,那么就是脈沖響應(yīng)后面7個bit的拖尾可以被減掉。
圖4
假設(shè)經(jīng)過無源通道的后的脈沖如圖5所示,既有ISI引起的拖尾,又有反射引起的ripple。但是因為阻抗不連續(xù)點的距離不同,ripple的位置有長有短,這個怎么辦?
Xilinx的GTH transceiver有固定的7階和可以移動的4階,可以移動最大到63階的位置,如圖6所示,是不是被驚艷到了。這樣以來,固定的7階可以消除ISI,而移動的4階可以把連接器的短距離的反射消除,如果是背板的應(yīng)用,長距離反射也可以消除,感覺帥呆了。那么這款transceiver豈不是兼容程度很高!
圖5
圖6
參考文獻:
Equalization for High-Speed SerialInterfaces in Xilinx 7 Series FPGATransceivers, White Paper
DesingCon2016, PAM4 signaling for 56G serial link applicaitons,Geoff zhang
轉(zhuǎn)自微信公眾號:學習信號完整性
相關(guān)標簽搜索:【有源SI】DFE(Decision Feedback Equalization,判決反饋均衡)【轉(zhuǎn)發(fā)】 ansysem電磁培訓班 ansys SIwave培訓課程 ansys maxwell hfss培訓和分析 ansysem在線視頻教程 pcb 封裝分析仿真 Fluent、CFX流體分析 HFSS電磁分析 Ansys培訓 Abaqus培訓 Autoform培訓 有限元培訓